XC2C256-7TQG144C QFP144 xilinx ਚਿਪਸ 1.8V ਇੰਪੁੱਟ-ਆਊਟਪੁੱਟ ਮਾਤਰਾ 118 ਫਲੈਸ਼ PLD IC ਇਲੈਕਟ੍ਰਾਨਿਕ
ਉਤਪਾਦ ਗੁਣ
TYPE | ਵਰਣਨ | ਚੁਣੋ |
ਸ਼੍ਰੇਣੀ | ਏਕੀਕ੍ਰਿਤ ਸਰਕਟ (ICs) |
|
Mfr | AMD Xilinx |
|
ਲੜੀ | CoolRunner II |
|
ਪੈਕੇਜ | ਟਰੇ |
|
ਉਤਪਾਦ ਸਥਿਤੀ | ਕਿਰਿਆਸ਼ੀਲ |
|
ਪ੍ਰੋਗਰਾਮੇਬਲ ਕਿਸਮ | ਸਿਸਟਮ ਪ੍ਰੋਗਰਾਮੇਬਲ ਵਿੱਚ |
|
ਦੇਰੀ ਸਮਾਂ tpd(1) ਅਧਿਕਤਮ | 6.7 ਐੱਨ.ਐੱਸ |
|
ਵੋਲਟੇਜ ਸਪਲਾਈ - ਅੰਦਰੂਨੀ | 1.7V ~ 1.9V |
|
ਤਰਕ ਤੱਤਾਂ/ਬਲਾਕਾਂ ਦੀ ਸੰਖਿਆ | 16 |
|
ਮੈਕਰੋਸੈੱਲਾਂ ਦੀ ਸੰਖਿਆ | 256 |
|
ਗੇਟਾਂ ਦੀ ਗਿਣਤੀ | 6000 |
|
I/O ਦੀ ਸੰਖਿਆ | 118 |
|
ਓਪਰੇਟਿੰਗ ਤਾਪਮਾਨ | 0°C ~ 70°C (TA) |
|
ਮਾਊਂਟਿੰਗ ਦੀ ਕਿਸਮ | ਸਰਫੇਸ ਮਾਊਂਟ |
|
ਪੈਕੇਜ / ਕੇਸ | 144-LQFP |
|
ਸਪਲਾਇਰ ਡਿਵਾਈਸ ਪੈਕੇਜ | 144-TQFP (20×20) |
|
ਅਧਾਰ ਉਤਪਾਦ ਨੰਬਰ | XC2C256 |
|
ਉਤਪਾਦ ਜਾਣਕਾਰੀ ਗਲਤੀ ਦੀ ਰਿਪੋਰਟ ਕਰੋ
ਸਮਾਨ ਦੇਖੋ
ਦਸਤਾਵੇਜ਼ ਅਤੇ ਮੀਡੀਆ
ਸਰੋਤ ਦੀ ਕਿਸਮ | ਲਿੰਕ |
ਡਾਟਾਸ਼ੀਟਾਂ | XC2C256 ਡਾਟਾਸ਼ੀਟ |
ਵਾਤਾਵਰਣ ਸੰਬੰਧੀ ਜਾਣਕਾਰੀ | Xiliinx RoHS ਸਰਟੀਫਿਕੇਟ |
ਫੀਚਰਡ ਉਤਪਾਦ | CoolRunner™-II CPLDs |
PCN ਅਸੈਂਬਲੀ/ਮੂਲ | ਮਲਟੀ ਦੇਵ ਲੀਡਫ੍ਰੇਮ Chg 29/ਅਕਤੂਬਰ/2018 |
HTML ਡੇਟਾਸ਼ੀਟ | XC2C256 ਡਾਟਾਸ਼ੀਟ |
ਵਾਤਾਵਰਣ ਅਤੇ ਨਿਰਯਾਤ ਵਰਗੀਕਰਣ
ਵਿਸ਼ੇਸ਼ਤਾ | ਵਰਣਨ |
RoHS ਸਥਿਤੀ | ROHS3 ਅਨੁਕੂਲ |
ਨਮੀ ਸੰਵੇਦਨਸ਼ੀਲਤਾ ਪੱਧਰ (MSL) | 3 (168 ਘੰਟੇ) |
ਪਹੁੰਚ ਸਥਿਤੀ | ਪਹੁੰਚ ਪ੍ਰਭਾਵਿਤ ਨਹੀਂ |
ਈ.ਸੀ.ਸੀ.ਐਨ | EAR99 |
HTSUS | 8542.39.0001 |
ਇੱਕ ਗੁੰਝਲਦਾਰ ਪ੍ਰੋਗਰਾਮੇਬਲ ਲੌਜਿਕ ਡਿਵਾਈਸ (CPLD) ਇੱਕ ਤਰਕ ਯੰਤਰ ਹੈ ਜੋ ਪੂਰੀ ਤਰ੍ਹਾਂ ਪ੍ਰੋਗਰਾਮੇਬਲ AND/OR ਐਰੇ ਅਤੇ ਮੈਕਰੋਸੈੱਲਾਂ ਨਾਲ ਹੁੰਦਾ ਹੈ।ਮੈਕਰੋਸੈੱਲ ਇੱਕ CPLD ਦੇ ਮੁੱਖ ਬਿਲਡਿੰਗ ਬਲਾਕ ਹੁੰਦੇ ਹਨ, ਜਿਸ ਵਿੱਚ ਗੁੰਝਲਦਾਰ ਤਰਕ ਸੰਚਾਲਨ ਅਤੇ ਅਸੰਵੇਦਨਸ਼ੀਲ ਸਧਾਰਣ ਰੂਪ ਸਮੀਕਰਨਾਂ ਨੂੰ ਲਾਗੂ ਕਰਨ ਲਈ ਤਰਕ ਹੁੰਦੇ ਹਨ।AND/OR ਐਰੇ ਪੂਰੀ ਤਰ੍ਹਾਂ ਰੀਪ੍ਰੋਗਰਾਮੇਬਲ ਹਨ ਅਤੇ ਵੱਖ-ਵੱਖ ਤਰਕ ਫੰਕਸ਼ਨਾਂ ਨੂੰ ਕਰਨ ਲਈ ਜ਼ਿੰਮੇਵਾਰ ਹਨ।ਮੈਕਰੋਸੈੱਲਾਂ ਨੂੰ ਕ੍ਰਮਵਾਰ ਜਾਂ ਸੰਯੁਕਤ ਤਰਕ ਕਰਨ ਲਈ ਜ਼ਿੰਮੇਵਾਰ ਕਾਰਜਸ਼ੀਲ ਬਲਾਕਾਂ ਵਜੋਂ ਵੀ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
ਇੱਕ ਗੁੰਝਲਦਾਰ ਪ੍ਰੋਗਰਾਮੇਬਲ ਲੌਜਿਕ ਯੰਤਰ ਇੱਕ ਨਵੀਨਤਾਕਾਰੀ ਉਤਪਾਦ ਹੈ ਜੋ ਪਹਿਲਾਂ ਦੇ ਤਰਕ ਯੰਤਰਾਂ ਜਿਵੇਂ ਕਿ ਪ੍ਰੋਗਰਾਮੇਬਲ ਲਾਜਿਕ ਐਰੇ (PLAs) ਅਤੇ ਪ੍ਰੋਗਰਾਮੇਬਲ ਐਰੇ ਲਾਜਿਕ (PAL) ਦੀ ਤੁਲਨਾ ਵਿੱਚ ਹੈ।ਪਹਿਲਾਂ ਦੇ ਤਰਕ ਯੰਤਰ ਪ੍ਰੋਗਰਾਮੇਬਲ ਨਹੀਂ ਸਨ, ਇਸਲਈ ਤਰਕ ਨੂੰ ਕਈ ਤਰਕ ਚਿਪਸ ਨੂੰ ਇਕੱਠੇ ਜੋੜ ਕੇ ਬਣਾਇਆ ਗਿਆ ਸੀ।ਇੱਕ CPLD ਵਿੱਚ PALs ਅਤੇ ਫੀਲਡ-ਪ੍ਰੋਗਰਾਮੇਬਲ ਗੇਟ ਐਰੇ (FPGAs) ਵਿਚਕਾਰ ਇੱਕ ਗੁੰਝਲਤਾ ਹੁੰਦੀ ਹੈ।ਇਸ ਵਿੱਚ PALs ਅਤੇ FPGAs ਦੋਵਾਂ ਦੀਆਂ ਆਰਕੀਟੈਕਚਰਲ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਵੀ ਹਨ।ਇੱਕ CPLD ਅਤੇ FPGA ਵਿਚਕਾਰ ਮੁੱਖ ਆਰਕੀਟੈਕਚਰਲ ਅੰਤਰ ਇਹ ਹੈ ਕਿ FPGAs ਲੁੱਕਅਪ ਟੇਬਲ 'ਤੇ ਅਧਾਰਤ ਹੁੰਦੇ ਹਨ, ਜਦੋਂ ਕਿ CPLDs ਸੀ-ਆਫ-ਗੇਟਸ 'ਤੇ ਅਧਾਰਤ ਹੁੰਦੇ ਹਨ।
CPLDs ਅਤੇ FPGAs ਦੀਆਂ ਆਮ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਇਹ ਹਨ ਕਿ ਉਹਨਾਂ ਦੋਵਾਂ ਕੋਲ ਵੱਡੀ ਗਿਣਤੀ ਵਿੱਚ ਗੇਟ ਅਤੇ ਤਰਕ ਲਈ ਲਚਕਦਾਰ ਪ੍ਰਬੰਧ ਹਨ।ਜਦੋਂ ਕਿ CPLDs ਅਤੇ PALs ਵਿਚਕਾਰ ਆਮ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਵਿੱਚ ਗੈਰ-ਅਸਥਿਰ ਸੰਰਚਨਾ ਮੈਮੋਰੀ ਸ਼ਾਮਲ ਹੈ।CPLDs ਪ੍ਰੋਗਰਾਮੇਬਲ ਤਰਕ ਯੰਤਰਾਂ ਦੇ ਬਾਜ਼ਾਰ ਵਿੱਚ ਆਗੂ ਹਨ, ਜਿਨ੍ਹਾਂ ਦੇ ਕਈ ਫਾਇਦੇ ਹਨ ਜਿਵੇਂ ਕਿ ਉੱਨਤ ਪ੍ਰੋਗਰਾਮਿੰਗ, ਘੱਟ ਲਾਗਤ, ਗੈਰ-ਅਸਥਿਰ ਹੋਣਾ ਅਤੇ ਵਰਤੋਂ ਵਿੱਚ ਆਸਾਨ।
ਏਗੁੰਝਲਦਾਰ ਪ੍ਰੋਗਰਾਮੇਬਲ ਤਰਕ ਯੰਤਰ(CPLD) ਹੈਪ੍ਰੋਗਰਾਮੇਬਲ ਤਰਕ ਜੰਤਰਦੇ ਵਿਚਕਾਰ ਜਟਿਲਤਾ ਦੇ ਨਾਲPALsਅਤੇFPGAs, ਅਤੇ ਦੋਵਾਂ ਦੀਆਂ ਆਰਕੀਟੈਕਚਰਲ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ।ਸੀਪੀਐਲਡੀ ਦਾ ਮੁੱਖ ਬਿਲਡਿੰਗ ਬਲਾਕ ਏਮੈਕਰੋਸੈੱਲ, ਜਿਸ ਵਿੱਚ ਤਰਕ ਲਾਗੂ ਕਰਨਾ ਸ਼ਾਮਲ ਹੈਅਸਹਿਣਸ਼ੀਲ ਸਧਾਰਣ ਰੂਪਸਮੀਕਰਨ ਅਤੇ ਹੋਰ ਵਿਸ਼ੇਸ਼ ਤਰਕ ਕਾਰਜ।
ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ[ਸੰਪਾਦਿਤ ਕਰੋ]
CPLD ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਵਿੱਚੋਂ ਕੁਝ ਆਮ ਹਨPALs:
- ਗੈਰ-ਅਸਥਿਰ ਸੰਰਚਨਾ ਮੈਮੋਰੀ।ਬਹੁਤ ਸਾਰੇ FPGAs ਦੇ ਉਲਟ, ਇੱਕ ਬਾਹਰੀ ਸੰਰਚਨਾROMਦੀ ਲੋੜ ਨਹੀਂ ਹੈ, ਅਤੇ CPLD ਸਿਸਟਮ ਸਟਾਰਟ-ਅੱਪ 'ਤੇ ਤੁਰੰਤ ਕੰਮ ਕਰ ਸਕਦਾ ਹੈ।
- ਬਹੁਤ ਸਾਰੇ ਪੁਰਾਤਨ CPLD ਡਿਵਾਈਸਾਂ ਲਈ, ਰੂਟਿੰਗ ਜ਼ਿਆਦਾਤਰ ਤਰਕ ਬਲਾਕਾਂ ਨੂੰ ਬਾਹਰੀ ਪਿੰਨਾਂ ਨਾਲ ਜੁੜੇ ਇਨਪੁਟ ਅਤੇ ਆਉਟਪੁੱਟ ਸਿਗਨਲਾਂ ਨੂੰ ਰੋਕਦੀ ਹੈ, ਅੰਦਰੂਨੀ ਸਥਿਤੀ ਸਟੋਰੇਜ ਅਤੇ ਡੂੰਘੀ ਪੱਧਰੀ ਤਰਕ ਦੇ ਮੌਕੇ ਘਟਾਉਂਦੀ ਹੈ।ਇਹ ਆਮ ਤੌਰ 'ਤੇ ਵੱਡੇ CPLDs ਅਤੇ ਨਵੇਂ CPLD ਉਤਪਾਦ ਪਰਿਵਾਰਾਂ ਲਈ ਇੱਕ ਕਾਰਕ ਨਹੀਂ ਹੁੰਦਾ ਹੈ।
ਨਾਲ ਹੋਰ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਸਾਂਝੀਆਂ ਹਨFPGAs:
- ਵੱਡੀ ਗਿਣਤੀ ਵਿੱਚ ਗੇਟ ਉਪਲਬਧ ਹਨ।CPLDs ਵਿੱਚ ਆਮ ਤੌਰ 'ਤੇ ਹਜ਼ਾਰਾਂ ਤੋਂ ਹਜ਼ਾਰਾਂ ਦੇ ਬਰਾਬਰ ਹੁੰਦਾ ਹੈਤਰਕ ਦਰਵਾਜ਼ੇ, ਔਸਤਨ ਗੁੰਝਲਦਾਰ ਡਾਟਾ ਪ੍ਰੋਸੈਸਿੰਗ ਡਿਵਾਈਸਾਂ ਨੂੰ ਲਾਗੂ ਕਰਨ ਦੀ ਇਜਾਜ਼ਤ ਦਿੰਦਾ ਹੈ।PALs ਵਿੱਚ ਆਮ ਤੌਰ 'ਤੇ ਕੁਝ ਸੌ ਗੇਟਾਂ ਦੇ ਬਰਾਬਰ ਹੁੰਦੇ ਹਨ, ਜਦੋਂ ਕਿ FPGAs ਆਮ ਤੌਰ 'ਤੇ ਹਜ਼ਾਰਾਂ ਤੋਂ ਕਈ ਮਿਲੀਅਨ ਤੱਕ ਹੁੰਦੇ ਹਨ।
- ਤਰਕ ਲਈ ਕੁਝ ਵਿਵਸਥਾਵਾਂ ਨਾਲੋਂ ਵਧੇਰੇ ਲਚਕਦਾਰਉਤਪਾਦ ਦਾ ਜੋੜਸਮੀਕਰਨ, ਮੈਕਰੋ ਸੈੱਲਾਂ ਵਿਚਕਾਰ ਗੁੰਝਲਦਾਰ ਫੀਡਬੈਕ ਮਾਰਗ, ਅਤੇ ਵੱਖ-ਵੱਖ ਆਮ ਤੌਰ 'ਤੇ ਵਰਤੇ ਜਾਂਦੇ ਫੰਕਸ਼ਨਾਂ ਨੂੰ ਲਾਗੂ ਕਰਨ ਲਈ ਵਿਸ਼ੇਸ਼ ਤਰਕ ਸਮੇਤ, ਜਿਵੇਂ ਕਿਪੂਰਨ ਅੰਕ ਗਣਿਤ.
ਇੱਕ ਵੱਡੇ CPLD ਅਤੇ ਇੱਕ ਛੋਟੇ FPGA ਵਿੱਚ ਸਭ ਤੋਂ ਵੱਧ ਧਿਆਨ ਦੇਣ ਯੋਗ ਅੰਤਰ CPLD ਵਿੱਚ ਆਨ-ਚਿੱਪ ਗੈਰ-ਅਸਥਿਰ ਮੈਮੋਰੀ ਦੀ ਮੌਜੂਦਗੀ ਹੈ, ਜੋ CPLDs ਨੂੰ "ਬੂਟ ਲੋਡਰ” ਫੰਕਸ਼ਨ, ਹੋਰ ਡਿਵਾਈਸਾਂ ਨੂੰ ਨਿਯੰਤਰਣ ਸੌਂਪਣ ਤੋਂ ਪਹਿਲਾਂ ਜਿਨ੍ਹਾਂ ਕੋਲ ਆਪਣਾ ਸਥਾਈ ਪ੍ਰੋਗਰਾਮ ਸਟੋਰੇਜ ਨਹੀਂ ਹੈ।ਇੱਕ ਚੰਗੀ ਉਦਾਹਰਣ ਹੈ ਜਿੱਥੇ ਇੱਕ CPLD ਦੀ ਵਰਤੋਂ ਗੈਰ-ਅਸਥਿਰ ਮੈਮੋਰੀ ਤੋਂ ਇੱਕ FPGA ਲਈ ਸੰਰਚਨਾ ਡੇਟਾ ਲੋਡ ਕਰਨ ਲਈ ਕੀਤੀ ਜਾਂਦੀ ਹੈ।[1]
ਭਿੰਨਤਾਵਾਂ[ਸੰਪਾਦਿਤ ਕਰੋ]
CPLDs ਉਹਨਾਂ ਤੋਂ ਪਹਿਲਾਂ ਵਾਲੇ ਛੋਟੇ ਯੰਤਰਾਂ ਤੋਂ ਇੱਕ ਵਿਕਾਸਵਾਦੀ ਕਦਮ ਸਨ,ਪੀ.ਐਲ.ਏ(ਪਹਿਲਾਂ ਦੁਆਰਾ ਭੇਜਿਆ ਗਿਆਸਿਗਨੇਟਿਕਸ), ਅਤੇPALs.ਇਹ ਬਦਲੇ ਵਿੱਚ ਦੇ ਅੱਗੇ ਸਨਮਿਆਰੀ ਤਰਕਉਤਪਾਦ, ਜੋ ਕਿ ਕੋਈ ਪ੍ਰੋਗਰਾਮੇਬਿਲਟੀ ਦੀ ਪੇਸ਼ਕਸ਼ ਨਹੀਂ ਕਰਦੇ ਸਨ ਅਤੇ ਸਰੀਰਕ ਤੌਰ 'ਤੇ ਕਈ ਮਿਆਰੀ ਤਰਕ ਚਿਪਸ (ਜਾਂ ਉਨ੍ਹਾਂ ਵਿੱਚੋਂ ਸੈਂਕੜੇ) ਨੂੰ ਇਕੱਠਿਆਂ (ਆਮ ਤੌਰ 'ਤੇ ਪ੍ਰਿੰਟ ਕੀਤੇ ਸਰਕਟ ਬੋਰਡ ਜਾਂ ਬੋਰਡਾਂ 'ਤੇ ਵਾਇਰਿੰਗ ਦੇ ਨਾਲ, ਪਰ ਕਈ ਵਾਰ, ਵਿਸ਼ੇਸ਼ ਤੌਰ' ਤੇ ਪ੍ਰੋਟੋਟਾਈਪਿੰਗ ਲਈ, ਵਰਤ ਕੇ) ਤਰਕ ਫੰਕਸ਼ਨਾਂ ਨੂੰ ਬਣਾਉਣ ਲਈ ਵਰਤਿਆ ਜਾਂਦਾ ਸੀ।ਤਾਰ ਸਮੇਟਣਾਵਾਇਰਿੰਗ)।
FPGA ਅਤੇ CPLD ਡਿਵਾਈਸ ਆਰਕੀਟੈਕਚਰ ਵਿੱਚ ਮੁੱਖ ਅੰਤਰ ਇਹ ਹੈ ਕਿ CPLDs ਅੰਦਰੂਨੀ ਤੌਰ 'ਤੇ ਅਧਾਰਤ ਹਨਖੋਜ ਟੇਬਲ(LUTs) ਜਦੋਂ ਕਿ FPGAs ਵਰਤਦੇ ਹਨਤਰਕ ਬਲਾਕ.